# ARCHITECTURE DES ORDINATEURS

#### 3)- Généralités sur le (INTEL®) <u>iAPX 80286</u>

Biblio :: « 80286 : Mise en œuvre & programmation »

[Catherine Vieillefond] – Ed. SYBEX, 1989 – ISBN: 2-7361-0138-9.

@ web::

1-http://css.csail.mit.edu/6.858/2013/readings/

2-http://www.ustudy.in/node/

3-http://www.computerhistory.org/

4-http://www.intel.com/

5-http://www.indiastudychannel.com/attachments/Resources/99873-2205-

80x86 features.pdf

6-http://www.pcguide.com/

KeyWords::

'Microprocessor' / 'Microprocessor architecture' / 'Design' / 'Interfacing ...'

Caractéristiques 'matérielles' générales

#### Caractéristiques générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

# 3)- Généralités sur le (INTEL®) iAPX 80286

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

#### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge:: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### 3)- Généralités sur le (INTEL®) iAPX 80286

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode : Réel & Protégé (DOS → WINDOWS / UNIX ...)

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task) // SWAP

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### Caractéristiques 'HARD' générales



### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (Complex Instruction-Set Computer) :: « MOV » → « MOVS »

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge:: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

### Caractéristiques 'HARD' générales

Présentation :: Chip (type: Pin Grid Array 'PGA') à 68 pins (63 effectifs), DMA prog., Div\_Fréq (4, 8,16) ...

Horloge :: 4 à 12 MHz

BiMode: Réel & Protégé

Mémoires supportées :: Réelle (mode R:: 1 Mo) // Virtuelle (mode P :: 1 Go/Task)

Archi // :: Pipeline de 4 unités :: @ (AU) // Bus (BU) // Instruct. (IU) // Exec. (EU)

Archi // :: 'Prefetch' avec pile d'anticipation de 6 octets.

Archi :: CISC (**C**omplex **I**nstruction-**S**et **C**omputer)

Bus d'@ :: 24 bits - Bus de data :: 16 bits -

Pt./View 'Logiciel': 4 niveaux de privilège (S.E.: 3 // Util.: 1)

page :: 13







Conclusion :: 3 principes 'fondamentaux'

1. Le CPU a pour fonction principale l'exécution des instructions d'un programme (qcq)

<u>Conclusion</u> :: 3 principes 'fondamentaux'

1. Le CPU a pour fonction principale l'exécution des instructions d'un programme (qcq) NE SAIT PAS FAIRE AUTRE CHOSE!!

« BÊTE & DISCIPLINé!! »

<u>Conclusion</u> :: 3 principes 'fondamentaux'

- 1. Le CPU a pour fonction principale l'exécution des instructions d'un programme (qcq) NE SAIT PAS FAIRE AUTRE CHOSE!!

  BÊTE & DISCIPLINÉ!!
- 2. Le CPU ne peut exécuter que les instructions présentes en mémoire principale (RAM / except. :: ROM)

# 3)- Généralités sur le (INTEL®) iAPX 80286

<u>Conclusion</u> :: 3 principes 'fondamentaux'

- 1. Le CPU a pour fonction principale l'exécution des instructions d'un programme (qcq) NE SAIT PAS FAIRE AUTRE CHOSE!!

  BÊTE & DISCIPLINÉ!!
- 2. Le CPU ne peut exécuter que les instructions présentes en mémoire principale (RAM / except. :: ROM) Installation « indispensable » / Ouverture fichiers

Conclusion :: 3 principes 'fondamentaux'

- 1. Le CPU a pour fonction principale l'exécution des instructions d'un programme (qcq)

  NE SAIT PAS FAIRE AUTRE CHOSE!!

  BÊTE & DISCIPLINÉ!!
- 2. Le CPU ne peut exécuter que les instructions présentes en mémoire principale (RAM / except. :: ROM) Installation « indispensable » / Ouverture fichiers
- 3. Le CPU ne peut exécuter qu'une instruction présente (chargée) dans le CPU.

# 3)- Généralités sur le (INTEL®) iAPX 80286

Conclusion :: 3 principes 'fondamentaux'

- 1. Le CPU a pour fonction principale l'exécution des instructions d'un programme (qcq)

  NE SAIT PAS FAIRE AUTRE CHOSE!!

  BÊTE & DISCIPLINÉ!!
- 2. Le CPU ne peut exécuter que les instructions présentes en mémoire principale (RAM / except. :: ROM) Installation « indispensable » / Ouverture fichiers
- 3. Le CPU ne peut exécuter qu'une instruction présente (chargée) dans le CPU.

  Chargement « systématique » des infos (<u>Inst</u> + <u>Data</u>) dans les « <u>registres\_CPU</u> »

A suivre ...

Généralités sur le 80286 (II) ::

les registres 'internes'